메모리 액세스 방법 및 그를 위한 메모리 장치(METHOD FOR ACCESSING A MEMORY AND MEMORY DEVICETHEREFOR)
공개특허 특2002-0013590
(19) 대한민국특허청(KR)
(12) 공개특허공보(A)
(51) 。Int. Cl.7
G06F 12/14
(11) 공개번호
(43) 공개일자
특2002-0013590
2002년02월20일
(21) 출원번호 10-2001-7016414
(22) 출원일자 2001년12월21일
번역문 제출일자 2001년12월21일
(86)국제출원번호 PCT/EP2000/04940 (87) 국제공개번호 WO 2001/01258
(86)국제출원출원일자 2000년05월30일 (87) 국제공개일자 2001년01월04일
(81) 지정국 국내특허 : 브라질, 중국, 인도, 일본, 대한민국, 멕시코, 러시아, 우크라이나, 미국,
EP 유럽특허: 오스트리아, 벨기에, 스위스, 독일, 덴마크, 스페인, 프랑스, 영국, 그리스, 아
일랜드, 이탈리아, 룩셈부르크, 모나코, 네덜란드, 포르투칼, 스웨덴, 핀랜드, 사이프러스,
(30) 우선권주장 99112171.6 1999년06월24일 EP(EP)
(71) 출원인 인피네온 테크놀로지스 아게
마이클 골위저, 호레스트 쉐퍼
독일, 뮌헨 데-81669, 세인트-마틴-슈트라쎄 53
(72) 발명자 피브란쯔하이코
독일81373뮌헨스피츠베그스트라세1아
브뤼클마이어프란쯔-죠세프
독일86916카우퍼링미틀레스회플레5
라이너로베르트
독일85579노이비베르크파펠스트라세18
알링어로베르트
독일82008운터하킹발트스트라세7
클로자클라우스
독일80337뮌헨라이징어스트라세12
홀펠더로베르트
독일81827뮌헨터너스트라세39
카르기발터
오스트리아아-8020그라쯔하커그라세5
(74) 대리인 송재련
김양오
심사청구 : 있음
(54) 메모리 액세스 방법 및 그를 위한 메모리 장치
- 1 -
공개특허 특2002-0013590
요약
액세스 시간 및 그에 따라 전체 데이터 처리 시간을 줄이기 위해, 메모리 장치의 섹터 크기가 응용에 따라 조정된다. 각
각의 응용(A1, A2)에는 하나의 섹터(S1, S2)가 할당된다. 따라서, 각각의 응용에 대해 액세스 권한이 단 한번만 체크
된다.
대표도
도 1
명세서
기술분야
본 발명은 다수의 행으로 이루어진 섹터들을 가지며 다수의 키가 제공된, 메모리의 액세스 방법에 관한 것이다.
본 발명은 또한 다수의 섹터 및 다수의 키를 가진 메모리를 포함하는 메모리 장치에 관한 것이다.
배경기술
신용 카드, 전화 카드, 보험 카드 또는 증명 카드와 같은 소위 기계 판독 가능한 칩 카드에는 데이터 메모리가 장착된다.
상기 메모리에는 권한 없는 액세스를 방지하는 고감지 데이터가 저장된다. 고감지 데이터를 보호하기 위해, 칩 카드 상
에는 대개 다수의 키가 저장된다. 칩 카드의 메모리에 저장된 데이터의 처리, 예컨대 판독, 기록, 소거, 변동 전에, 칩
카드 상에서 뿐만 아니라 판독/기록 장치에서도 산술 연산에 의해, 기록/판독 장치가 이것에 대한 권한을 갖는지의 여부
가 검출된다. 예컨대, 데이터를 판독할 권한, 판독 및 기록할 권한 또는 값을 감산할 권한, 가산 및 감산할 권한을 주는
키가 제공된다.
선행 기술에 따른 칩 카드의 메모리는 동일한 크기의 섹터로 세분되고, 각각의 섹터에는 2개의 키가 할당된다. 그러나,
응용들은 종종 다수의 섹터를 필요로 하므로, 하나의 응용에 속한 각각의 섹터에 적어도 하나의 키가 할당되어야 한다.
따라서, 상기 경우에는 하나의 응용 내에 있는 데이터의 처리 시 각각의 섹터에 대해 액세스 권한이 재차 체크되기 때문
에, 데이터 처리 시간이 증가된다.
도 2에는 n개의 섹터(S1 내지 Sn)를 가진 선행 기술에 따른 공지된 메모리(SP)가 도시된다. 각각의 섹터(S1 내지 S
n)는 3개의 행(Z1 내지 Z3)으로 이루어진다. 각각의 섹터에는 하나 이상의 키(A1), (B1) 내지 (An), (Bn)가 할당된
다. 각각의 키는 액세스 권한을 갖는다.
예컨대 섹터(S1) 및 (S2)가 하나의 응용, 예컨대 계정의 차감(debiting)을 포함하면, 섹터(S2)에는 섹터(S1)과 동일
한 키가 할당된다. 하나의 섹터로부터 다른 섹터로, 즉 섹터(S1)로부터 섹터(S2)로 또는 반대로 액세스될 때 마다, 액
세스 권한의 체크가 다시 이루어짐으로써, 액세스 시간 및 그에 따라 전체 데이터 처리 시간이 증가된다. 보다 작은 응
용에서는 섹터들이 항상 완전히 이용되지 않기 때문에, 기존 메모리 장소가 이용되지 않고 실제로 남는다.
발명의 상세한 설명
본 발명의 목적은 데이터 처리 시간이 현저히 감소되고 메모리의 이용이 최상이도록 메모리 액세스 방법을 형성하는 것
이다. 또 다른 목적은 이것을 위한 메모리 장치를 제공하는 것이다.
방법에 관련한 상기 목적은 매 응용 마다 가변 섹터 크기를 가진 하나의, 경우에 따라 다수의 섹터가 제공됨으로써 달성
된다.
- 2 -
공개특허 특2002-0013590
장치에 관련한 상기 목적은 각각의 섹터가 응용 스페시픽 크기를 가지며, 각각의 섹터에는 응용 스페시픽 코드가 제공
되고, 각각의 키에도 코드가 제공되는데, 상기 코드는 상응하는 응용 스페시픽 코드에 의해 결정된 섹터만을 액세스할
권한을 키에게 부여한다.
상기 목적의 제 2 해결책에서는 하나 이상의 액세스 권한, 및 행에 하나 이상의 키를 할당하는 하나 이상의 링키지가 각
각의 행에 할당되고, 행에는 키가 제공되거나 제공되지 않으며, 동일한 링키지를 가진 모든 행들이 하나의 가상 섹터를
형성한다.
칩 카드의 공지된 메모리 구성과는 달리, 본 발명에 따라 섹터의 크기가 동일하지 않고 각각의 응용에 따라 조정될 수
있다.
본 발명의 한 실시예에서는 메모리가 다수의 섹터로 세분되고, 상기 섹터들은 개별 행으로 구성된다. 하나의 섹터의 행
수는 응용에 따라 선택된다. 각각의 행에는 적어도 하나의 행 링크 번호가 할당된다. 동일한 응용에 속하는 행들은 동일
한 행 링크 번호를 갖는다. 액세스 권한에 따라 액세스를 구성하기 위해, 다수의 키가 제공된다. 각각의 행에 행 링크 번
호가 할당되는 것과 유사하게, 각각의 키에 키 링크 번호가 할당된다. 키의 키 링크 번호는 키에 할당된 행(들)의 행 링
크 번호와 일치한다. 키는 키 링크 번호와 일치하는 행 링크 번호를 가진 행만을 액세스한다.
섹터 크기를 각각의 응용에 따라 조정하는 조치에 의해, 각각의 응용 및 그에 따라 각각의 섹터에 단 하나의 키만이 필
요한 반면, 선행 기술에서는 동일한 응용의 각 섹터에 하나의 키가 할당된다. 따라서, 본 발명에서는 각 응용의 실행 시
단 한번만 액세스 권한이 체크되는 반면, 선행 기술에서는 매 섹터 마다 다시 체크되어야 한다. 따라서, 본 발명에 따른
방법은 데이터 처리 시간을 줄이며 메모리를 최상으로 이용한다.
본 발명의 제 3 실시예에서는 키, 키 링크 번호 및 관련 액세스 권한으로 이루어진 각각의 유닛에 하나의 시그니처가 제
공된다. 상기 시그니처는 메모리(SP)에 저장되며 인증(authentication) 시 체크된다.
또 다른 실시예에서는 동일한 행 링크 번호를 가진 행에 하나의 시그니처가 할당되고, 상기 시그니처도 메모리(SP)에
저장되며 매 액세스 시에 체크된다.
시그니처는 예컨대 부가의 데이터와 더불어 칩의 일련 번호를 포함할 수 있다.
섹터의 개별 행에 상이한 액세스 권한을 부여하기 위해, 하나의 행에 다수의 행 링크 번호가 할당된다. 따라서, 행의 번
호 중 하나와 일치하는 키 링크 번호를 가진 키는 상기 행을 액세스한다.
하나의 섹터의 응용 스페시픽 코드는 섹터 또는 그 행의 링크 번호에 상응한다. 유사하게 키 코드는 키 링크 번호에 상
응한다. 따라서, 키는 키 코드에 할당된 응용 스펙시픽 코드를 가진 섹터의 액세스만을 허용한다.
또 다른 실시예에서는 키, 키의 코드 및 관련 액세스 권한으로 이루어진 각각의 유닛에 하나의 시그니처가 제공된다. 상
기 시그니처는 메모리에 저장되며 인증 시 체크된다.
본 발명의 또 다른 실시예에 따라 각각의 섹터에 하나의 시그니처가 할당된다. 상기 시그니처도 메모리에 저장되며 매
액세스 시에 체크된다.
본 발명의 또 다른 실시예는 하기에 설명되는 조치를 포함한다.
동일한 행 링크 번호를 가진 행에 대해 또는 섹터에 대해 하나의 시그니처가 메모리에 저장되고, 상기 시그니처는 매 데
이터 액세스 시에 체크된다.
전술한 바와 같이, 상기 시그니처는 예컨대 부가의 데이터와 더불어 칩의 일련 번호를 포함한다.
- 3 -
공개특허 특2002-0013590
하나의 키 링크 번호 또는 행 링크 번호에는 하나 이상의 액세스 권한이 할당될 수 있다. 유사하게, 하나의 키 코드 또
는 섹터 코드에는 하나 이상의 액세스 권한이 할당될 수 있다. 키의 키 코드는 대응하는 섹터 코드를 가진 섹터의 액세
스만을 허용한다.
하나의 행에는 다수의 행 링크 번호가 할당될 수도 있다.
본 발명의 또 다른 실시예는 하기 조치를 포함한다.
키에 의한 성공적인 인증은 키 링크 번호 또는 키 코드에 할당된 액세스 권한에 따른 모든 액세스를 허용한다. 하나의
섹터 또는 하나의 행에 대한 액세스 권한에 따른 액세스는 섹터 코드 중 하나 또는 행 링크 번호 중 하나가 성공적으로
인증되었던 키 링크 번호 또는 키 코드 중 하나와 일치하는 경우에만 가능하다. 유사하게, 하나의 섹터 또는 하나의 행
에 대한 액세스 권한에 따른 액세스는 각각의 액세스 권한에 할당된 행 링크 번호 또는 섹터 코드와 일치하는 키 링크
번호 또는 키 코드를 가진 모든 키가 성공적으로 인증되었을 때만 가능하다.
또한, 키가 액세스 권한에 의해 관리되는 행 또는 섹터에 배열될 수 있다. 예컨대, 키에 의한 인증을 가능하게 하기 위해
판독 권한이 필요할 수 있다. 또한, 키에 의한 인증을 가능하게 하기 위해, 인증에 대한 특별한 권한이 제공될 수도 있다.
물론, 특정 방식의 액세스를 위해 인증을 필요로 하지 않는 행들 또는 섹터들이 제공될 수 있다는 것도 배제되지 않는다.
인증과 유사하게 자유 액세스를 위해 특별한 액세스 권한이 제공될 수 있다. 자유 액세스는 특별한 행 링크 번호 또는
특별한 섹터 코드를 통해 제어될 수 있다. 끝으로, 자유 액세스를 제어하기 위해 특별한 키가 제공될 수 있다.
이하, 본 발명에 따른 메모리 구성의 실시예를 첨부한 도면을 참고로 구체적으로 설명한다.
도면의 간단한 설명
도 1은 본 발명에 따른 메모리 구성의 실시예.
도 2은 선행 기술에 따른 메모리 구성의 개략도.
도 3은 도 2에 따른 메모리 구성의 실시예.
실시예
도 1에는 본 발명에 따른 메모리 구성의 실시예가 도시된다. 여기서는 2가지 응용, 즉 예컨대 값의 차감(debiting)에
관련된 응용(A1), 및 예컨대 값의 누산(crediting)에 관련된 응용(A2)이 칩 카드에 집적된다. 응용 A1은 하나의 섹
터(S1)로 통합되는 6개의 행(Z1 내지 Z6)을 필요로 하는 한편, 응용 A2은 하나의 섹터(S2)로 통합되는 행(Z7 내지
Z21)을 필요로 한다. 3개의 키(A), (B), (C)가 제공된다. 키(A)는 판독 권한만을 갖는다. 키(B) 및 (C)는 판독 및
기록 권한을 갖는다. 키(A) 및 키(B)는 응용(A1)에 속한다. 상기 키들은 둘다 키 링크 번호 1를 갖는다. 섹터(S1)의
행들은 모두 키(A) 및 키(B)의 키 링크 번호와 일치하는 동일한 번호, 즉 1을 갖는다. 섹터(S2)의 모든 행들은 키(C)
에 할당된 번호 2를 갖는다. 따라서, 키(A)에 의해 행 링크 번호 1을 가진 모든 행들이 판독될 수 있다. 키(B)에 의해
번호 1을 가진 모든 행들이 판독 및 기록될 수 있다. 키(C)에 의해 행 링크 번호 2를 가진 모든 행들이 판독 및 기록될
수 있다. 이에 반해, 키(A) 및 (B)에 의해 행 링크 번호 2를 가진 행들은 액세스될 수 없다. 마찬가지로, 키(C)에 의해
행 링크 번호 1을 가진 행들이 액세스될 수 없다.
섹터 크기를 개별 응용에 따라 조정하는 본 발명에 따른 조치에 의해, 매 응용 마다 액세스 권한이 단 한번만 체크되는
반면, 전술한 바와 같이 선행 기술에서는 하나의 응용에 속하는 섹터 만큼의 체크가 필요하다.
- 4 -
공개특허 특2002-0013590
이하, 도 3에 도시된 실시예를 설명한다.
도 3에 도시된 메모리 구성은 유연하게 형성된다. 메모리는 처음에는 어떤 세그먼트에도 할당되지 않는 예컨대 각 8 바
이트의 n 행으로 세분된다. 그러나, 각각의 행은 부가의 섹터 인덱스 레지스터(SI) 및 구성 배치 레지스터(AC)를 가지
며, 이것을 위해 단 2 바이트가 부가로 필요하게 된다. 섹터 인덱스 레지스터(SI)를 통해 인증을 위해 필요한 키(K1 내
지 Kk)가 하나의 행에 할당된다. 하나의 행에는 하나의 키 또는 다수의 키가 할당될 수 있다. 본 발명의 바람직한 실시
예에서는 각각의 행에 한 쌍의 키가 제공된다. 키쌍의 2개의 키는 동일한 권한을 가지거나 또는 계층적으로 배열될 수
있다. 계층적 키 개념에서는 개별 키의 액세스 권한이 행의 구성 배치 레지스터(AC)에 개별적으로 세팅될 수 있다. 키
자체도 다른 키 또는 그 자체에 의해 인증되고 구성 배치 레지스터에 있는 액세스 권한에 따라 판독 또는 기록될 수 있
다. 동일한 섹터 인덱스를 가진 모든 행들은 동일한 응용에 속하고 하나의 가상 섹터를 형성한다.
이러한 개념의 장점은 각각의 응용 키가 응용의 크기와 무관하게 단 한번만 저장되면 된다는 것이다. 세그먼트의 크기
및 수는 자유로이 선택될 수 있다. 규정된 세그먼트의 수는 필요한 키 쌍의 수를 결정하므로, 남은 메모리 장소가 응용
데이터를 위해 완전히 이용될 수 있다.
본 발명은 칩 카드에 사용하기에 특히 적합하다. 그러나, 본 발명은 상기 용도에만 국한되지 않으며, 메모리 장소에 대
한 액세스가 액세스 권한에 의해 제어되는 모든 곳에 바람직하게 사용될 수 있다.
(57) 청구의 범위
청구항 1.
하나 이상의 행(Z1,...,Zn)으로 이루어진 섹터(S1,...,Sm)들을 가지며 다수의 키(K1,...,Kk)가 제공된 메모리(SP)의
액세스 방법에 있어서,
각각의 응용에 가변 크기를 가진 하나의, 경우에 따라 다수의 섹터(S1,...,Sm)가 제공되는 것을 특징으로 하는 메모리
의 액세스 방법.
청구항 2.
다수의 행(Z1,...,Zn)으로 이루어진 섹터(S1,...,Sm)들을 가지며 다수의 키(K1,...,Kk)가 제공된, 메모리(SP)의 액세
스 방법에 있어서,
하나의 행(Z1,...,Zn)에 하나 이상의 액세스 권한(AC), 및 행에 하나 이상의 키(K1,...,Kk)를 할당하는 하나의 이상의
링키지(SI)가 할당되고, 행에는 키가 제공되거나 제공되지 않으며, 동일한 링키지를 가진 모든 행들이 하나의 가상 섹
터를 형성하는 것을 특징으로 하는 메모리의 액세스 방법.
청구항 3.
제 1항에 있어서,
하나의 행(Z1,...,Zn)에는 하나 이상의 행 링크 번호가 할당되고, 동일한 섹터에 할당된 행들은 동일한 행 링크 번호를
가지며, 각각의 키(K1,...,Kk)에는 키 링크 번호가 할당되며, 키의 키 링크 번호는 키에 할당된 섹터를 가진 행(들)의
행 링크 번호와 일치하며, 하나의 키는 키 링크 번호와 일치하는 행 링크 번호를 가진 행의 액세스만을 허용하는 것을
특징으로 하는 메모리의 액세스 방법.
청구항 4.
- 5 -
공개특허 특2002-0013590
제 3항에 있어서,
하나의 키 링크 번호에는 하나 이상의 액세스 권한이 할당되는 것을 특징으로 하는 메모리의 액세스 방법.
청구항 5.
제 3항 또는 제 4항에 있어서,
하나의 행 링크 번호에는 하나 이상의 액세스 권한이 할당되는 것을 특징으로 하는 메모리의 액세스 방법.
청구항 6.
제 1항 내지 제 5항 중 어느 한 항에 있어서,
하나의 섹터에는 적어도 하나의 응용 스페시픽 섹터 코드가 할당되는 것을 특징으로 하는 메모리의 액세스 방법.
청구항 7.
제 6항에 있어서,
하나의 키에는 적어도 하나의 키 코드가 할당되고, 상기 키 코드는 일치하는 섹터 코드를 가진 섹터의 액세스 만을 허용
하는 것을 특징으로 하는 메모리의 액세스 방법.
청구항 8.
제 7항에 있어서,
하나의 키 코드에는 하나 이상의 액세스 권한이 할당되는 것을 특징으로 하는 메모리의 액세스 방법.
청구항 9.
제 7항 또는 제 8항에 있어서,
하나의 섹터 코드에는 하나 이상의 액세스 권한이 할당되는 것을 특징으로 하는 메모리의 액세스 방법.
청구항 10.
제 3항 또는 제 4항에 있어서,
키, 키 링크 번호 및 관련 액세스 권한으로 형성된 각각의 유닛에 대한 조작을 방지하기 위해 하나의 시그니처가 메모리
(SP)에 저장되고, 상기 시그니처는 매 인증 시에 체크되는 것을 특징으로 하는 메모리의 액세스 방법.
청구항 11.
제 7항 또는 제 8항에 있어서,
키, 키 코드 및 관련 액세스 권한으로 형성된 각각의 유닛에 대한 조작을 방지하기 위해 하나의 시그니처가 메모리(SP)
에 저장되고, 상기 시그니처는 매 인증 시에 체크되는 것을 특징으로 하는 메모리의 액세스 방법.
청구항 12.
- 6 -
공개특허 특2002-0013590
제 3항 또는 제 5항에 있어서,
동일한 행 링크 번호를 가진 행에 대해 하나의 시그니처가 메모리(SP)에 저장되고, 상기 시그니처는 매 데이터 액세스
시에 체크되는 것을 특징으로 하는 메모리의 액세스 방법.
청구항 13.
제 1항 내지 제 12항 중 어느 한 항에 있어서,
각각의 섹터에 대해 하나의 시그니처가 메모리(SP)에 저장되고, 상기 시그니처는 매 데이터 액세스 시에 체크되는 것
을 특징으로 하는 메모리의 액세스 방법.
청구항 14.
제 10항 내지 제 13항 중 어느 한 항에 있어서,
상기 시그니처가 그것을 가진 칩의 일련 번호를 포함하는 것을 특징으로 하는 메모리의 액세스 방법.
청구항 15.
제 3항 내지 제 14항 중 어느 한 항에 있어서,
하나의 행에 다수의 행 링크 번호가 할당되는 것을 특징으로 하는 메모리의 액세스 방법.
청구항 16.
제 10항 또는 제 11항에 있어서,
키에 의한 성공적인 인증은 키 링크 번호 또는 키 코드에 할당된 액세스 권한에 따른 모든 액세스를 허용하는 것을 특징
으로 하는 메모리의 액세스 방법.
청구항 17.
제 10항 또는 제 11항에 있어서,
하나의 섹터 코드 또는 하나의 행 링크 번호가 성공적으로 인증되었던 키의 키 링크 번호 또는 키 코드 중 하나와 일치
하는 경우에만 하나의 섹터 또는 하나의 행에 대한 액세스 권한에 따른 액세스가 가능한 것을 특징으로 하는 메모리의
액세스 방법.
청구항 18.
제 10항 또는 제 11항에 있어서,
각각의 액세스 권한에 할당된 행 링크 번호 또는 섹터 코드와 일치하는 키 링크 번호 또는 키 코드를 가진 모든 키가 성
공적으로 인증되었을 경우에만 하나의 섹터 또는 하나의 행에 대한 액세스 권한에 따른 액세스가 가능한 것을 특징으로
하는 메모리의 액세스 방법.
청구항 19.
제 1항 내지 제 18항 중 어느 한 항에 있어서,
- 7 -
공개특허 특2002-0013590
상기 키가 액세스 권한에 의해 관리되는 행 또는 섹터에 배열되는 것을 특징으로 하는 메모리의 액세스 방법.
청구항 20.
제 19항에 있어서,
키에 의한 인증을 가능하게 하기 위해, 판독 권한이 필요한 것을 특징으로 하는 메모리의 액세스 방법.
청구항 21.
제 19항에 있어서,
키에 의한 인증을 가능하게 하기 위해, 인증을 위한 특별한 권한이 필요한 것을 특징으로 하는 메모리의 액세스 방법.
청구항 22.
제 1항 내지 제 21항에 있어서,
특정 방식의 액세스를 위해 인증을 필요로 하지 않는 행들 또는 섹터들이 제공되는 것을 특징으로 하는 메모리의 액세
스 방법.
청구항 23.
제 22항에 있어서,
자유 액세스를 위해 특별한 액세스 권한이 필요한 것을 특징으로 하는 메모리의 액세스 방법.
청구항 24.
제 22항에 있어서,
자유 액세스가 특별한 행 링크 번호 또는 특별한 섹터 코드를 통해 가능한 것을 특징으로 하는 메모리의 액세스 방법.
청구항 25.
제 22항에 있어서,
자유 액세스가 특별한 키에 의해 제어되는 것을 특징으로 하는 메모리의 액세스 방법.
청구항 26.
제 2항에 있어서,
키를 가진 행에 한 쌍의 키가 할당되는 것을 특징으로 하는 메모리의 액세스 방법.
청구항 27.
제 26항에 있어서,
상기 키 쌍의 키들은 동일한 권한을 갖는 것을 특징으로 하는 메모리의 액세스 방법.
- 8 -
공개특허 특2002-0013590
청구항 28.
제 26항에 있어서,
상기 키 쌍의 키들은 계층적으로 배열되는 것을 특징으로 하는 메모리의 액세스 방법.
청구항 29.
제 2항, 제 26항, 제 27항 및 제 28항 중 어느 한 항에 있어서,
상기 키들이 그 자체 또는 다른 키에 의해 인증되는 것을 특징으로 하는 메모리의 액세스 방법.
청구항 30.
다수의 섹터(S1,...,Sm)를 가진 메모리, 및 다수의 키(K1,...,Kk)를 포함하는 메모리 장치에 있어서,
각각의 섹터(S1,...,Sm)가 응용 스페시픽 크기를 가지며, 각각의 섹터(S1,...,Sm)에는 응용 스페시픽 코드가 제공되고,
각각의 키(K1,...,Kk)에도 코드가 제공되며, 상기 코드는 상응하는 응용 스페시픽 코드에 의해 결정된 섹터(S1,...,Sm)
를 액세스할 권한을 키에게 부여하는 것을 특징으로 하는 메모리 장치.
청구항 31.
제 30항에 있어서,
키, 키의 코드 및 관련 액세스 권한으로 형성된 각각의 유닛에 대한 조작을 방지하기 위해, 시그니처가 메모리에 저장되
고, 상기 시그니처는 매 인증시에 체크되는 것을 특징으로 하는 메모리 장치.
청구항 32.
제 30항 또는 제 31항에 있어서,
각각의 섹터에 대해 하나의 시그니처가 메모리에 저장되고, 상기 시그니처가 매 데이터 액세스 시에 체크되는 것을 특
징으로 하는 메모리 장치.
청구항 33.
제 30항 내지 제 32항 중 어느 한 항에 있어서,
상기 시그니처는 그것을 가진 칩의 일련 번호를 포함하는 것을 특징으로 하는 메모리 장치.
청구항 34.
제 30항 내지 제 33항 중 어느 한 항에 있어서,
상기 키들이 행 및 섹터 내에 배열되는 것을 특징으로 하는 메모리 장치.
- 9 -
공개특허 특2002-0013590
도면
도면 1
- 10 -
공개특허 특2002-0013590
도면 2
- 11 -
공개특허 특2002-0013590
도면 3
- 12 -